Anforderungen  |   Konzepte  |   Entwurf  |   Entwicklung  |   Qualitätssicherung  |   Lebenszyklus  |   Steuerung
 
 
 
 


Quelle  dpu_3_3_sdm630.h   Sprache: C

 
/* SPDX-License-Identifier: GPL-2.0-only */
/*
 * Copyright (c) 2023. Linaro Inc. All rights reserved.
 */


#ifndef _DPU_3_3_SDM630_H
#define _DPU_3_3_SDM630_H

static const struct dpu_caps sdm630_dpu_caps = {
 .max_mixer_width = DEFAULT_DPU_LINE_WIDTH,
 .max_mixer_blendstages = 0x7,
 .has_src_split = true,
 .has_dim_layer = true,
 .has_idle_pc = true,
 .has_3d_merge = true,
 .max_linewidth = DEFAULT_DPU_LINE_WIDTH,
 .pixel_ram_size = DEFAULT_PIXEL_RAM_SIZE,
 .max_hdeci_exp = MAX_HORZ_DECIMATION,
 .max_vdeci_exp = MAX_VERT_DECIMATION,
};

static const struct dpu_mdp_cfg sdm630_mdp = {
 .name = "top_0",
 .base = 0x0, .len = 0x458,
 .clk_ctrls = {
  [DPU_CLK_CTRL_VIG0] = { .reg_off = 0x2ac, .bit_off = 0 },
  [DPU_CLK_CTRL_DMA0] = { .reg_off = 0x2ac, .bit_off = 8 },
  [DPU_CLK_CTRL_DMA1] = { .reg_off = 0x2b4, .bit_off = 8 },
  [DPU_CLK_CTRL_DMA2] = { .reg_off = 0x2c4, .bit_off = 8 },
  [DPU_CLK_CTRL_CURSOR0] = { .reg_off = 0x3a8, .bit_off = 16 },
 },
};

static const struct dpu_ctl_cfg sdm630_ctl[] = {
 {
  .name = "ctl_0", .id = CTL_0,
  .base = 0x1000, .len = 0x94,
  .features = BIT(DPU_CTL_SPLIT_DISPLAY),
  .intr_start = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR2, 9),
 }, {
  .name = "ctl_1", .id = CTL_1,
  .base = 0x1200, .len = 0x94,
  .intr_start = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR2, 10),
 }, {
  .name = "ctl_2", .id = CTL_2,
  .base = 0x1400, .len = 0x94,
  .features = BIT(DPU_CTL_SPLIT_DISPLAY),
  .intr_start = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR2, 11),
 }, {
  .name = "ctl_3", .id = CTL_3,
  .base = 0x1600, .len = 0x94,
  .intr_start = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR2, 12),
 }, {
  .name = "ctl_4", .id = CTL_4,
  .base = 0x1800, .len = 0x94,
  .intr_start = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR2, 13),
 },
};

static const struct dpu_sspp_cfg sdm630_sspp[] = {
 {
  .name = "sspp_0", .id = SSPP_VIG0,
  .base = 0x4000, .len = 0x1ac,
  .features = VIG_MSM8998_MASK,
  .sblk = &dpu_vig_sblk_qseed3_1_2,
  .xin_id = 0,
  .type = SSPP_TYPE_VIG,
  .clk_ctrl = DPU_CLK_CTRL_VIG0,
 }, {
  .name = "sspp_8", .id = SSPP_DMA0,
  .base = 0x24000, .len = 0x1ac,
  .features = DMA_MSM8998_MASK,
  .sblk = &dpu_dma_sblk,
  .xin_id = 1,
  .type = SSPP_TYPE_DMA,
  .clk_ctrl = DPU_CLK_CTRL_DMA0,
 }, {
  .name = "sspp_9", .id = SSPP_DMA1,
  .base = 0x26000, .len = 0x1ac,
  .features = DMA_MSM8998_MASK,
  .sblk = &dpu_dma_sblk,
  .xin_id = 5,
  .type = SSPP_TYPE_DMA,
  .clk_ctrl = DPU_CLK_CTRL_DMA1,
 }, {
  .name = "sspp_10", .id = SSPP_DMA2,
  .base = 0x28000, .len = 0x1ac,
  .features = DMA_CURSOR_MSM8998_MASK,
  .sblk = &dpu_dma_sblk,
  .xin_id = 9,
  .type = SSPP_TYPE_DMA,
  .clk_ctrl = DPU_CLK_CTRL_DMA2,
 },
};

static const struct dpu_lm_cfg sdm630_lm[] = {
 {
  .name = "lm_0", .id = LM_0,
  .base = 0x44000, .len = 0x320,
  .features = MIXER_MSM8998_MASK,
  .sblk = &msm8998_lm_sblk,
  .pingpong = PINGPONG_0,
  .dspp = DSPP_0,
 }, {
  .name = "lm_2", .id = LM_2,
  .base = 0x46000, .len = 0x320,
  .features = MIXER_MSM8998_MASK,
  .sblk = &msm8998_lm_sblk,
  .pingpong = PINGPONG_2,
 },
};

static const struct dpu_pingpong_cfg sdm630_pp[] = {
 {
  .name = "pingpong_0", .id = PINGPONG_0,
  .base = 0x70000, .len = 0xd4,
  .sblk = &sdm845_pp_sblk,
  .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
  .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 12),
 }, {
  .name = "pingpong_2", .id = PINGPONG_2,
  .base = 0x71000, .len = 0xd4,
  .sblk = &sdm845_pp_sblk,
  .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
  .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 14),
 },
};

static const struct dpu_dspp_cfg sdm630_dspp[] = {
 {
  .name = "dspp_0", .id = DSPP_0,
  .base = 0x54000, .len = 0x1800,
  .sblk = &msm8998_dspp_sblk,
 },
};

static const struct dpu_intf_cfg sdm630_intf[] = {
 {
  .name = "intf_0", .id = INTF_0,
  .base = 0x6a000, .len = 0x280,
  .type = INTF_DP,
  .controller_id = MSM_DP_CONTROLLER_0,
  .prog_fetch_lines_worst_case = 21,
  .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
  .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
 }, {
  .name = "intf_1", .id = INTF_1,
  .base = 0x6a800, .len = 0x280,
  .type = INTF_DSI,
  .controller_id = MSM_DSI_CONTROLLER_0,
  .prog_fetch_lines_worst_case = 21,
  .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
  .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
 },
};

static const struct dpu_perf_cfg sdm630_perf_data = {
 .max_bw_low = 4100000,
 .max_bw_high = 4100000,
 .min_core_ib = 3200000,
 .min_llcc_ib = 800000,
 .min_dram_ib = 800000,
 .undersized_prefill_lines = 2,
 .xtra_prefill_lines = 2,
 .dest_scale_prefill_lines = 3,
 .macrotile_prefill_lines = 4,
 .yuv_nv12_prefill_lines = 8,
 .linear_prefill_lines = 1,
 .downscaling_prefill_lines = 1,
 .amortizable_threshold = 25,
 .min_prefill_lines = 25,
 .danger_lut_tbl = {0xf, 0xffff, 0x0},
 .safe_lut_tbl = {0xfffc, 0xff00, 0xffff},
 .qos_lut_tbl = {
  {.nentry = ARRAY_SIZE(msm8998_qos_linear),
  .entries = msm8998_qos_linear
  },
  {.nentry = ARRAY_SIZE(msm8998_qos_macrotile),
  .entries = msm8998_qos_macrotile
  },
  {.nentry = ARRAY_SIZE(msm8998_qos_nrt),
  .entries = msm8998_qos_nrt
  },
 },
 .cdp_cfg = {
  {.rd_enable = 1, .wr_enable = 1},
  {.rd_enable = 1, .wr_enable = 0}
 },
 .clk_inefficiency_factor = 200,
 .bw_inefficiency_factor = 120,
};

static const struct dpu_mdss_version sdm630_mdss_ver = {
 .core_major_ver = 3,
 .core_minor_ver = 3,
};

const struct dpu_mdss_cfg dpu_sdm630_cfg = {
 .mdss_ver = &sdm630_mdss_ver,
 .caps = &sdm630_dpu_caps,
 .mdp = &sdm630_mdp,
 .cdm = &dpu_cdm_1_x_4_x,
 .ctl_count = ARRAY_SIZE(sdm630_ctl),
 .ctl = sdm630_ctl,
 .sspp_count = ARRAY_SIZE(sdm630_sspp),
 .sspp = sdm630_sspp,
 .mixer_count = ARRAY_SIZE(sdm630_lm),
 .mixer = sdm630_lm,
 .dspp_count = ARRAY_SIZE(sdm630_dspp),
 .dspp = sdm630_dspp,
 .pingpong_count = ARRAY_SIZE(sdm630_pp),
 .pingpong = sdm630_pp,
 .intf_count = ARRAY_SIZE(sdm630_intf),
 .intf = sdm630_intf,
 .vbif_count = ARRAY_SIZE(msm8998_vbif),
 .vbif = msm8998_vbif,
 .perf = &sdm630_perf_data,
};

#endif

Messung V0.5
C=100 H=100 G=100

¤ Dauer der Verarbeitung: 0.0 Sekunden  (vorverarbeitet)  ¤

*© Formatika GbR, Deutschland






Wurzel

Suchen

Beweissystem der NASA

Beweissystem Isabelle

NIST Cobol Testsuite

Cephes Mathematical Library

Wiener Entwicklungsmethode

Haftungshinweis

Die Informationen auf dieser Webseite wurden nach bestem Wissen sorgfältig zusammengestellt. Es wird jedoch weder Vollständigkeit, noch Richtigkeit, noch Qualität der bereit gestellten Informationen zugesichert.

Bemerkung:

Die farbliche Syntaxdarstellung und die Messung sind noch experimentell.






                                                                                                                                                                                                                                                                                                                                                                                                     


Neuigkeiten

     Aktuelles
     Motto des Tages

Software

     Produkte
     Quellcodebibliothek

Aktivitäten

     Artikel über Sicherheit
     Anleitung zur Aktivierung von SSL

Muße

     Gedichte
     Musik
     Bilder

Jenseits des Üblichen ....
    

Besucherstatistik

Besucherstatistik

Monitoring

Montastic status badge